이미터-결합 논리![]() 이미터-결합 논리(영어: emitter-coupled logic, ECL)는 고속 동작하는 논리 소자로 BJT 집적회로이다. 이미터-결합 논리 소자는 차동 증폭기 구조를 이용하며, 차동 증폭기의 쌍입력 중 한쪽은 외부 논리 입력으로 사용하고 반대쪽 한개는 제한적 전류를 되도록 내부에서 입력된다. 이것은 BJT가 완전한 포화모드로 동작하지 않도록 이미터 전류를 제한하여 빠른 논리 전환이 가능하게 한다.[2] 차동증폭기를 이용하므로 전원은 양전압과 음전압 전원 2개가 필요하다. 같이 보기
각주
|
Index:
pl ar de en es fr it arz nl ja pt ceb sv uk vi war zh ru af ast az bg zh-min-nan bn be ca cs cy da et el eo eu fa gl ko hi hr id he ka la lv lt hu mk ms min no nn ce uz kk ro simple sk sl sr sh fi ta tt th tg azb tr ur zh-yue hy my ace als am an hyw ban bjn map-bms ba be-tarask bcl bpy bar bs br cv nv eml hif fo fy ga gd gu hak ha hsb io ig ilo ia ie os is jv kn ht ku ckb ky mrj lb lij li lmo mai mg ml zh-classical mr xmf mzn cdo mn nap new ne frr oc mhr or as pa pnb ps pms nds crh qu sa sah sco sq scn si sd szl su sw tl shn te bug vec vo wa wuu yi yo diq bat-smg zu lad kbd ang smn ab roa-rup frp arc gn av ay bh bi bo bxr cbk-zam co za dag ary se pdc dv dsb myv ext fur gv gag inh ki glk gan guw xal haw rw kbp pam csb kw km kv koi kg gom ks gcr lo lbe ltg lez nia ln jbo lg mt mi tw mwl mdf mnw nqo fj nah na nds-nl nrm nov om pi pag pap pfl pcd krc kaa ksh rm rue sm sat sc trv stq nso sn cu so srn kab roa-tara tet tpi to chr tum tk tyv udm ug vep fiu-vro vls wo xh zea ty ak bm ch ny ee ff got iu ik kl mad cr pih ami pwn pnt dz rmy rn sg st tn ss ti din chy ts kcg ve
Portal di Ensiklopedia Dunia