다음은 인텔 CPU 마이크로아키텍처 의 일부 목록이다. 이 목록은 완전하지 않으며, 추가 정보는 인텔의 인텔 틱톡 , 프로세스-아키텍처-최적화 모델 및 틀:인텔 프로세서 로드맵 에서 찾을 수 있다.
x86 마이크로아키텍처
x86 마이크로아키텍처
연도
마이크로아키텍처
파이프라인 단계
최대 클럭 (MHz)
공정 노드
1978
8086 (8086, 8088 )
0 2
0 0 0 5
3000 nm
1982
186 (80186, 80188 )
0 2
0 0 25
1982
286 (80286)
0 3
0 0 25
1500 nm
1985
386 (80386)
0 6[ 1]
0 0 33
1989
486 (80486)
0 5
0 100
1000 nm
1993
P5 (펜티엄)
0 5
0 200
800 , 600 , 350 nm
1995
P6 (펜티엄 프로, 펜티엄 II)
14 (17 with load & store/ retire)
0 450
500 , 350, 250 nm
1997
P5 (펜티엄 MMX)
0 6
0 233
350 nm
1999
P6 (펜티엄 III)
12 (15 with load & store/retire)
1400
250, 180 , 130 nm
2000
넷버스트 (펜티엄 4) (윌라멧)
20 unified with branch prediction
2000
180 nm
2002
넷버스트 (펜티엄 4) (노스우드, 갈라틴)
3466
130 nm
2003
펜티엄 M (바니아스, 도선)강화된 펜티엄 M (요나)
10 (12 with fetch/ retire)
2333
130, 90 , 65 nm
2004
넷버스트 (펜티엄 4, 펜티엄 D) (프레스캇 )
31 unified with branch prediction
3800
90, 65 nm
2006
인텔 코어
12 (14 with fetch/retire)
3000
65 nm
2007
펜린 (다이 축소)
3333
45 nm
2008
네할렘
20 unified (14 without miss prediction)
3600
본넬
16 (20 with prediction miss)
2100
2010
웨스트미어 (다이 축소)
20 unified (14 without miss prediction)
3866
32 nm
2011
솔트웰 (다이 축소)
16 (20 with prediction miss)
2130
샌디브리지
14 (16 with fetch/retire)
4000
2012
아이비브리지 (다이 축소)
4100
22 nm
2013
실버몬트
14–17 (16–19 with fetch/retire)
2670
하스웰
14 (16 with fetch/retire)
4400
2014
브로드웰 (다이 축소)
3700
14 nm
2015
에어몬트 (다이 축소)
14–17 (16–19 with fetch/retire)
2640
스카이레이크
14 (16 with fetch/retire)
5300
2016
골드몬트
20 unified with branch prediction
2600
2017
골드몬트 플러스
20 unified with branch prediction (?)
2800
2018
팜 코브
14 (16 with fetch/retire)
3200
10 nm
2019
서니 코브
12–19 (misprediction)
4100
2020
트레몬트
20 unified
3300
윌로 코브
12 unified
5300
2021
사이프러스 코브
12 unified
5300
14 nm
골든 코브
12 unified
5500
인텔 7
그레이스몬트
20 unified with misprediction penalty
4300
2022
랩터 코브
12 unified
6200
2023
레드우드 코브
10 unified
인텔 4 , 인텔 3
크레스트몬트
인텔 4, TSMC N6, 인텔 3
2024
라이언 코브
10 unified
TSMC N3B
스카이몬트
16 unified
참고: 아톰/전력 효율적인 마이크로아키텍처는 이탤릭체로 표시된다
8086
최초의 x86 프로세서; 처음에는 모토로라 , 자일로그 , 내셔널 세미컨덕터 와 경쟁하고 성공적인 Z80 을 능가하기 위해 iAPX 432 의 임시 대용으로 개발되었다. 8비트 버스를 사용하는 8088 버전은 오리지널 IBM PC 에 사용되었다.
186
DMA 컨트롤러, 인터럽트 컨트롤러, 타이머 및 칩 셀렉트 로직을 포함했다. 소수의 추가 명령어. 80188 은 8비트 버스 버전이다.
286
보호 모드 를 포함한 최초의 x86 프로세서로, 세그멘테이션 기반 가상 메모리 관리가 포함되었다. 8086보다 성능이 3~4배 향상되었다. 보호 모드와 관련된 명령어를 포함했다. 80286 은 24비트 주소 버스를 가졌다.
i386
최초의 32비트 x86 프로세서. 이후 현대 운영 체제에서 가장 흔하게 사용되는 메모리 보호 기술인 세그멘테이션 위에 페이징을 도입했다. 강력하고 유용한 많은 새로운 명령어.
i486
인텔의 2세대 32비트 x86 프로세서로, 내장 FPU , 온칩 8KB L1 캐시, 파이프라이닝 을 도입했다. 386보다 MHz당 성능이 향상되었다. 소수의 새로운 명령어.
P5
오리지널 펜티엄 마이크로프로세서, 슈퍼스칼라 아키텍처 및 분기 예측을 갖춘 최초의 x86 프로세서.
P6
펜티엄 프로 , 펜티엄 II , 펜티엄 II 제온 , 펜티엄 III , 펜티엄 III 제온 마이크로프로세서에 사용되었다. XMM 레지스터가 구현된 SIMD 명령어 지원, RISC μop 디코딩 체계, 통합 레지스터 리네이밍 및 비순차적 명령어 처리 를 지원하는 최초의 x86 프로세서. 비용이 많이 드는 분기 명령어를 피할 수 있게 하는 조건부 이동(conditional moves)을 포함한 몇 가지 중요한 새 명령어 추가. 36비트 물리 메모리 주소 지정, "물리 주소 확장 (PAE)" 추가.
펜티엄 M : 펜티엄 III의 P6 마이크로아키텍처를 모바일 컴퓨팅을 위해 처음부터 새롭게 설계한 업데이트 버전으로, 마이크로-op 퓨전 및 스마트 캐시를 지원하는 최초의 x86.
향상된 펜티엄 M : 첫 번째 인텔 코어 마이크로프로세서에 사용된 펜티엄 M 마이크로아키텍처의 업데이트된 듀얼 코어 버전으로, 섀도 레지스터 아키텍처 및 스피드스텝 기술을 갖춘 최초의 x86.
넷버스트
일반적으로 P7 이라고 불리지만 내부 명칭은 P68이었다 (P7은 아이테니엄 에 사용되었다). 펜티엄 4 , 펜티엄 D , 일부 제온 마이크로프로세서에 사용되었다. 매우 긴 파이프라인 . 프레스캇 은 주요 아키텍처 개정이었다. 이후 개정판은 인텔의 x86-64 아키텍처, 향상된 분기 예측 및 트레이스 캐시를 처음으로 특징으로 했으며, 결국 NX (실행 금지) 비트를 지원하여 실행 가능 공간 보호 를 구현했다.
코어
65 nm 공정으로 구축된 인텔 코어 2 및 제온 마이크로프로세서에 사용된 재설계된 P6 기반 마이크로아키텍처로, x86-64 레벨 SSE 명령어 및 매크로-op 퓨전 과 더 넓은 프론트 엔드 및 디코더, 더 큰 비순차적 코어 및 리네임된 레지스터, 루프 스트림 탐지기 및 대규모 섀도 레지스터 파일 지원을 포함하는 향상된 마이크로-op 퓨전 을 지원한다.
펜린 : 코어 마이크로아키텍처의 45 nm 축소판으로 더 큰 캐시, 더 높은 FSB 및 클럭 속도, SSE4.1 명령어, XOP 및 F/SAVE 및 F/STORE 명령어 지원, 향상된 레지스터 별칭 테이블 및 더 큰 정수 레지스터 파일.
네할렘
2008년 11월 17일 출시, 45 nm 공정으로 구축되었으며 코어 i7 , 코어 i5 , 코어 i3 마이크로프로세서에 사용되었다. 메모리 컨트롤러 를 CPU 다이에 통합했다. 중요하고 강력한 새 명령어인 SSE4.2 추가.
웨스트미어 : 네할렘 마이크로아키텍처의 32 nm 축소판으로 몇 가지 새로운 기능이 추가되었다.
샌디브리지
32 nm 마이크로아키텍처로, 2011년 1월 9일 출시되었다. 이전에는 Gesher라고 불렸지만 2007년에 이름이 변경되었다.[ 2] 256 비트 AVX 명령어 세트와 YMM 레지스터 구현을 도입한 최초의 x86.
아이비브리지 : 샌디브리지의 후속으로, 22 nm 공정을 사용하며 2012년 4월에 출시되었다.
하스웰
22 nm 마이크로아키텍처로, 2013년 6월 3일 출시되었다. AVX2 및 FMA 를 포함한 여러 새로운 명령어를 추가했다.
브로드웰 : 하스웰 마이크로아키텍처의 14 nm 파생판으로, 2014년 9월에 출시되었다. 3사이클 FMUL 지연 시간, 64개 항목 스케줄러. 이전에는 Rockwell이라고 불렸다.
스카이레이크
14 nm 마이크로아키텍처로, 2015년 8월 5일 출시되었다.
카비레이크 : 스카이레이크의 후속으로, 2016년 8월에 출시되었으며 10 nm 공정 지연으로 인해 인텔의 틱톡 일정 을 깨뜨렸다.
앰버레이크 : 초저전력, 모바일 전용 카비레이크의 후속으로, 14+ nm 공정을 사용하며 2018년 8월에 출시되었다 (아키텍처 변경 없음)[ 3]
위스키레이크 : 모바일 전용 카비레이크 리프레시의 후속으로, 14++ nm 공정을 사용하며 2018년 8월에 출시되었다 (일부 취약점에 대한 하드웨어 완화 기능 포함)[ 3]
스카이레이크-X : 하이엔드 데스크탑, 워크스테이션 및 서버 마이크로아키텍처로, 2017년 6월 19일(HEDT), 2017년 7월 11일(SP), 2017년 8월 29일(W)에 출시되었다. AVX-512 명령어 세트 지원을 도입했다.
커피레이크 : 카비레이크의 후속으로, 14++ nm 공정을 사용하며 2017년 10월에 출시되었다.
캐스케이드레이크 : 서버 및 하이엔드 데스크탑 Kaby Lake-X 및 스카이레이크-X 의 후속으로, 14++ nm 공정을 사용하며 2019년 4월에 출시되었다.
코멧레이크 : 커피레이크의 후속으로, 14++ nm 공정을 사용하며 2019년 8월에 출시되었다[ 4]
쿠퍼레이크 : 서버 전용, AI 중심 워크로드에 최적화된 bfloat16 을 사용하며, 인텔 우선 파트너에게만 제한적으로 제공되며, 14++ nm 공정을 사용하며 2020년에 출시되었다[ 5] [ 6]
팜 코브
원래 스카이레이크의 후속으로 예정되었으나, 칩 하나만 출시한 후 취소되었다. AVX-512 명령어 세트를 포함한다.[ 7] [ 8]
캐논레이크 : 모바일 전용 카비레이크의 후속으로, 인텔의 10 nm 공정을 사용하며, 팜 코브 코어를 구현한 최초이자 유일한 마이크로아키텍처로, 2018년 5월에 출시되었다. 이전에는 Skymont라고 불렸으며 2019년 12월에 단종되었다.[ 9]
캐논레이크부터 인텔은 마이크로아키텍처 명명 체계를 변경하여 코어 코드명과 CPU 코드명을 분리했다.[ 10]
서니 코브
팜 코브 코어의 후속으로, SHA 해싱 알고리즘에 대한 하드웨어 가속을 포함하는 최초의 아톰이 아닌 코어이다.[ 11]
아이스레이크 : 위스키레이크의 저전력 모바일 전용 후속으로, 10 nm 공정을 사용하며 2019년 9월에 출시되었다.
레이크필드 : 모바일 전용 인텔 최초의 하이브리드 프로세서로 2020년 6월 출시. 레이크필드 프로세서의 단일 성능 코어 (P-코어)에 서니 코브가 사용된다.[ 12] E-코어가 지원하지 않으므로 AVX 및 고급 명령어 세트는 비활성화된다.
Ice Lake-SP: 서버 전용 캐스케이드레이크의 후속으로, 10 nm 공정을 사용하며 2021년 4월에 출시되었다[ 5] [ 13]
사이프러스 코브
서니 코브를 인텔의 14 nm 공정으로 백포팅한 것
윌로 코브
서니 코브 코어의 후속으로, 새로운 보안 기능과 캐시 하위 시스템 재설계를 포함한다.[ 17]
타이거레이크 : 아이스레이크의 후속으로, 인텔의 10 nm 슈퍼핀 (10SF) 공정을 사용하며 2020년 4분기에 출시되었다.
골든 코브
윌로 코브 코어의 후속으로, 성능 및 전력 효율성 개선을 포함한다. 또한 새로운 명령어도 포함한다.[ 18]
앨더레이크 : 하이브리드 프로세서로, 로켓레이크와 타이거레이크의 후속이다. 인텔 7 공정 (이전 10ESF로 알려짐)을 사용하며,[ 19] 2021년 11월 4일에 출시되었다.[ 20] 앨더레이크 프로세서의 P-코어에 골든 코브가 사용된다.[ 21]
사파이어 래피즈 : 서버 및 워크스테이션 전용, Ice Lake-SP의 후속으로, 인텔 7 공정으로 제조되며,[ 19] [ 22] 2023년 1월 10일에 출시되었다. AMX 를 도입했다.
랩터 코브
L2 및 L3 캐시와 코어 클럭이 증가한 골든 코브의 리프레시.
랩터레이크 : 앨더레이크의 후속으로, 캐시 크기, 코어 클럭 및 E-코어 수가 증가했으며, 2022년 10월 20일에 출시되었다. 인텔 7 공정을 사용하여 제조된다. 랩터 코브는 P-코어에 사용되며 E-코어는 여전히 그레이스몬트 마이크로아키텍처를 사용하여 구현된다.
에메랄드 래피즈 : 사파이어 래피즈의 후속으로, 서버 및 워크스테이션 전용. 인텔 7 노드를 기반으로 하는 5세대 제온 스케일러블 서버 프로세서.
x86 MIC (Many Integrated Core)
라라비 (2010년 취소)
멀티 코어 순차적 x86-64 P5 마이크로아키텍처의 업데이트 버전으로, 그래픽에 사용하기 위한 넓은 SIMD 벡터 장치 및 텍스처 샘플링 하드웨어 포함.
제온 파이
기타 마이크로아키텍처
머시드
오리지널 아이테니엄 마이크로아키텍처. 최초의 아이테니엄 마이크로프로세서에만 사용되었다.
맥킨리
아이테니엄 2 마이크로프로세서의 첫 두 세대에 사용된 향상된 마이크로아키텍처. 매디슨은 130 nm 버전이다.
몬테시토
아이테니엄 2 9000 및 9100 시리즈 프로세서에 사용된 향상된 맥킨리 마이크로아키텍처. 듀얼 코어, coarse 멀티스레딩 및 기타 개선 사항 추가. 몬트베일 업데이트는 수요 기반 스위칭 (스피드스텝 ) 및 코어 레벨 록스텝 실행을 추가했다.
투킬라
아이테니엄 9300 시리즈 프로세서에 사용된 향상된 마이크로아키텍처. 쿼드 코어, 통합 메모리 컨트롤러, 퀵패스 인터커넥트 및 더 활동적인 SoEMT 등 기타 개선 사항 추가.
폴슨
완전히 새로운 마이크로아키텍처를 특징으로 하는 아이테니엄 프로세서.[ 23] 8코어, 파이프라인 및 멀티스레딩에서 분리. 부분적인 비순차적 명령어 처리 를 갖춘 12와이드 발행.[ 24]
킷슨
마지막 아이테니엄. 폴슨과 동일한 마이크로아키텍처를 가지지만, 상위 두 모델에 대해 약간 더 높은 클럭 속도를 가진다.
기타
4004 /4040
8008
8080 /8085
iAPX 432
80960
80860 [ 주 1]
XScale
ARM 아키텍처 명령어 세트를 구현하는 마이크로아키텍처.
로드맵
펜티엄 4 / 코어 라인
↑ Cascade Lake 및 Cooper Lake 마이크로프로세서에는 Intel Deep Learning Boost를 가능하게 하는 추가 명령어가 포함되어 있다.
↑ 가 나 다 소매점 출시.
↑ 이전에는 10nm Enhanced Super Fin 또는 10ESF로 알려짐.[ 19]
아톰 라인
같이 보기
각주
↑ Rant, Jon; "Extending the Legacy of Leadership: The 80386 Arrives", Intel Corporation, Special 32-Bit Issue Solutions, November/December 1985, page 2
↑ “An Update On Our Graphics-related Programs” . 2010년 5월 25일.
↑ 가 나 Cutress, Ian. “Spectre and Meltdown in Hardware: Intel Clarifies Whiskey Lake and Amber Lake” . 《AnandTech 》. 2018년 9월 2일에 확인함 .
↑ “Intel Expands 10th Gen Intel Core Mobile Processor Family, Offering Double Digit Performance Gains” . 《Intel Newsroom》 (미국 영어). 2019년 8월 21일에 확인함 .
↑ 가 나 Cutress, Ian. “Intel's Cooper Lake Plans: The Chip That Wasn't Meant to Exist, Fades Away” . 《AnandTech 》. 2020년 3월 18일에 확인함 .
↑ Kennedy, Patrick (2020년 3월 16일). “Intel Cooper Lake Rationalized Still Launching 1H 2020” . 《ServeTheHome》 (미국 영어). 2020년 3월 18일에 확인함 .
↑ Cutress, Ian. “Intel's 10nm Cannon Lake and Core i3-8121U Deep Dive Review” . 《www.anandtech.com》. 2021년 4월 6일에 확인함 .
↑ “Palm Cove - Microarchitectures - Intel - WikiChip” . 《en.wikichip.org》 (영어). 2020년 1월 5일에 확인함 .
↑ Liu, Zhiye (2019년 10월 31일). “Intel Fires 10nm Cannon Lake NUC Into Oblivion” . 《탐스 하드웨어 》.
↑ Schor, David (2018년 12월 23일). “Intel Reveals 10nm Sunny Cove Core, a New Core Roadmap, and Teases Ice Lake Chips” . 《WikiChip Fuse》.
↑ “Sunny Cove - Microarchitectures - Intel” . 《WikiChip Chips & Semi》.
↑ Cutress, Ian (2020년 7월 2일). “The Intel Lakefield Deep Dive: Everything To Know About the First x86 Hybrid CPU” . 《AnandTech 》.
↑ “New Intel Processors Accelerate 5G Network Transformation” . Newsroom.intel.com. 2021년 4월 6일. 2022년 5월 8일에 확인함 .
↑ Cutress, Ian (2021년 3월 30일). “Intel octet Lake (14nm) Review: Core i911900K, Core i7-11700K, and Core i5-11600K” . 《AnandTech 》.
↑ “Intel Confirms Rocket Lake on Desktop for Q1 2021, with PCIe 4.0” . 《AnandTech 》. 2020년 10월 7일에 확인함 .
↑ 가 나 Cutress, Ian (2020년 10월 29일). “Intel's 11th Gen Core Rocket Lake Detailed: Ice Lake Core with Xe Graphics” . 《AnandTech 》.
↑ “Willow Cove - Microarchitectures - Intel” . 《WikiChip Chips & Semi》.
↑ Cutress, Dr Ian. “Intel Alder Lake: Confirmed x86 Hybrid with Golden Cove and Gracemont for 2021” . 《www.anandtech.com》. 2021년 4월 10일에 확인함 .
↑ 가 나 다 라 Cutress, Dr Ian. “Intel's Process Roadmap to 2025: with 4nm, 3nm, 20A and 18A?!” . 《www.anandtech.com》. 2021년 7월 27일에 확인함 .
↑ Cutress, Ian (2020년 4월 1일). “Intel Updates ISA Manual: New Instructions for Alder Lake, also BF16 for Sapphire Rapids” . 《AnandTech 》.
↑ Cutress, Ian; Frumusanu, Andrei (2021년 8월 19일). “Intel Architecture Day 2021: Alder Lake, Golden Cove, and Gracemont Detailed” . 《AnandTech 》 (영어). 2021년 8월 25일에 확인함 .
↑ Pirzada, Usman (2020년 10월 7일). “Intel Sapphire Rapids: MCM Design, 56 Golden Cove Cores, 64GB HBM2 On-Board Memory, Massive IPC Improvement and 400 Watt TDP” . 《Wccftech》 (미국 영어). 2021년 4월 6일에 확인함 .
↑ Anton Shilov (2007년 6월 19일). “Intel Plans to change Itanium Micro-Architecture” . X-bit Labs. 2007년 10월 5일에 원본 문서 에서 보존된 문서. 2007년 10월 5일에 확인함 .
↑ David Kanter (2011년 5월 18일). “Poulson: The Future of Itanium Servers” . Realworldtech.com. 2022년 5월 8일에 확인함 .
↑ “Intel CEO: Latest Platforms, Processors Form New Foundations For Digital Entertainment And Wireless Computing” .
↑ “Intel Unveils World's Best Processor” .
↑ “Intel Unveils 16 Next-Generation Processors, Including First Notebook Chips Built on 45nm Technology” .
↑ “Intel Launches Fastest Processor on the Planet” . 《www.intel.com》.
↑ Mark Bohr (Intel Senior Fellow, Logic Technology Development) (2009년 2월 10일). “Intel 32nm Technology” (PDF) .
↑ “Intel - Data Center Solutions, IoT, and PC Innovation” . 《Intel》.
↑ “Intel Sandy Bridge chip coming January 5” .
↑ Pop, Sebastian (2012년 4월 9일). “Intel Ivy Bridge CPU Range Complete by Next Year” .
↑ “Ivy Bridge-E delayed until second half of 2013” . 2012년 3월 19일.
↑ 가 나 “Ivy Bridge EP and EX coming up in a year's time - the multi-socket platform heaven” . 2012년 4월 9일.
↑ 가 나 “Leaked specifications of Haswell GT1/GT2/GT3 IGP” . Tech News Pedia. 2012년 5월 20일. 2012년 9월 19일에 원본 문서 에서 보존된 문서. 2014년 2월 25일에 확인함 .
↑ 가 나 “Intel to release 22-core Xeon E5 v4 "Broadwell-EP" late in 2015 - KitGuru” . 《www.kitguru.net》.
↑ “The wait for Skylake is almost over, first desktop chips likely to hit August 5” . 2015년 7월 6일.
↑ 가 나 Mujtaba, Hassan (2017년 4월 25일). “Intel X299 HEDT Platform For Skylake X and Kaby Lake X Processors Announcement on 30th May, Launch on 26th June – Reviews Go Live on 16th June” . 《wccftech.com》. 2017년 5월 2일에 확인함 .
↑ Windeck, Christof (2017년 4월 30일). “Intel Xeon Gold, Platinum: Skylake-SP für Server "Mitte Sommer" ” . 《heise.de》. 2017년 5월 2일에 확인함 .
↑ “Coffee Lake: Intels 6C-Prozessoren erfordern neue Boards - Golem.de” .
↑ 가 나 online, heise (2019년 8월 21일). “Comet Lake-U: 15-Watt-CPUs für Notebook-CPUs mit sechs Kernen” . 《c't Magazin》 (독일어). 2019년 8월 21일에 확인함 .
↑ “Intel streicht Cooper-Lake-Prozessoren für viele Server” [Intel is dropping Cooper Lake processors for many servers] . 《heise online 》 (독일어). 2020년 3월 17일. 2020년 3월 17일에 확인함 .
↑ Kennedy, Patrick (2020년 3월 16일). “Intel Cooper Lake Rationalized Still Launching 1H 2020” . 《ServeTheHome》 (미국 영어). 2020년 3월 17일에 확인함 .
↑ “Intel's 11th Gen Processor (Rocket Lake-S) Architecture Detailed” . 《Intel Newsroom》 (미국 영어). 2020년 10월 29일에 확인함 .
↑ “Intel "Rocket Lake-S": 11. Core-i-Generation mit mehr Rechenleistung pro Takt” . 《heise online》 (독일어). 2020년 10월 29일. 2020년 10월 29일에 확인함 .
↑ Bright, Peter (2018년 12월 12일). “Intel unveils a new architecture for 2019: Sunny Cove” . 《Ars Technica》 (미국 영어). 2018년 12월 12일에 확인함 .
↑ 가 나 “Ice Lake Processor Family” . 《Intel》 (영어). 2018년 12월 12일에 확인함 .
↑ “Server-CPUs: Cooper Lake und Ice Lake nutzen gleichen Sockel - Golem.de” . 《www.golem.de》 (독일어). 2019년 4월 23일에 확인함 .
↑ “Intel Launches Lakefield Hybrid Processors: Uncompromised PC Experiences for Innovative Form-Factors” . 《TechPowerUp》. 2020년 6월 10일. 2024년 10월 4일에 확인함 .
↑ “Intels neuer Anlauf mit "Sunny Cove", Gen-11-GPU und Chiplets” . 《heise online》 (독일어). 2018년 12월 12일. 2018년 12월 12일에 확인함 .
↑ “Intel Innovation 2023: Empowering Developers to Bring AI Everywhere” .
↑ “Intel® Core™ Ultra Processors (Series 2) Product Specifications” . 《www.intel.com》 (영어). 2025년 3월 5일에 확인함 .
↑ Mujtaba, Hassan (2022년 2월 17일). “Intel Client & Server CPU Roadmap Updates: Meteor Lake In 2023, 20A & 18A Powered Xeons & Core Chips Beyond 2024” . 《Wccftech》. 2022년 2월 17일에 확인함 .
↑ Wiggers, Kyle (2025년 1월 6일). “Intel shows off its latest chip lineup at CES 2025” . 《TechCrunch》. 2025년 1월 6일에 확인함 .
↑ 가 나 “Intel's Silvermont Architecture Revealed: Getting Serious About Mobile” . 《AnandTech 》.
↑ Hiroshige, Goto. “Intel Products for Tablets & SmartPhones” (PDF) . 《標準》. Impress. 2013년 11월 14일에 원본 문서 (PDF) 에서 보존된 문서.
↑ “Import Data and Price of anniedale” . 2015년 5월 17일에 원본 문서 에서 보존된 문서. 2015년 9월 23일에 확인함 .
↑ “アウトオブオーダーと最新プロセスを採用する今後のAtom” . 2012년 11월 30일.
↑ “Products (Formerly Braswell)” . 《Intel ARK (Product Specs)》. 2016년 4월 5일에 확인함 .
↑ Smith, Ryan; Cutress, Ian (2016년 4월 29일). “Intel's Changing Future: Smartphone SoCs Broxton & SoFIA Officially Canceled” . Anandtech.com. 2016년 6월 29일에 확인함 .
↑ “Products (Formerly Apollo Lake)” . 《Intel ARK (Product Specs)》. 2016년 1월 6일에 확인함 .
↑ “Products (Formerly Denverton)” . 《Intel ARK (Product Specs)》. 2016년 1월 6일에 확인함 .
↑ Shilov, Anton (2017년 12월 12일). “Intel Launches New Pentium Silver and Celeron Atom Processors: Gemini Lake is Here” . 《AnandTech 》.
↑ “Products (Formerly Gemini Lake)” . 《Intel ARK (Product Specs)》. 2017년 12월 11일에 확인함 .
↑ “Products (Formerly Gemini Lake Refresh)” . 《Intel ARK (Product Specs)》. 2019년 11월 4일에 확인함 .
↑ Cutress, Dr Ian. “Intel's new Atom Microarchitecture: The Tremont Core in Lakefield” . 《AnandTech 》. 2019년 11월 17일에 확인함 .
↑ “Products formerly Lakefield” . 《Intel ARK (Product Specs)》.
↑ “Products formerly Elkhart Lake” . 《Intel ARK (Product Specs)》.
↑ “Products formerly Jasper Lake” .
↑ “Products formerly Parker Ridge” .
↑ “Products formerly Snow Ridge” . 《Intel ARK (Product Specs)》.
↑ “Intel Architecture Day 2021: Alder Lake, Golden Cove, and Gracemont Detailed” .
↑ “Products formerly Alder Lake” . 《Intel ARK (Product Specs)》.
↑ “Intel Introduces New Intel Processor for Upcoming Essential Segment” .
↑ “Products formerly Alder Lake-N” .
↑ “Intel Processor N150” . 《Notebookcheck》. 2025년 1월 28일에 확인함 .
외부 링크