Compute Express Link
快速计算链接(Compute Express Link,简称CXL)是一个开放标准,其高速互联技术可以为高性能数据中心计算机提供高速、大容量的中央处理器(CPU)至设备,CPU至内存,及设备至设备的连接。[1][2][3][4]CXL作为一种高速串行协议,基于PCI Express(PCIe)的物理和电气接口构建。CXL包括基于PCIe的块输入/输出协议(CXL.io)以及用于访问系统内存(CXL.cache)和设备内存(CXL.mem)的新缓存一致协议。串行通信和池化能力允许CXL内存克服常见DIMM内存在实现高存储容量时的性能和插槽封装限制。[5][6]CXL还可以帮助高性能计算提升内存容量、内存带宽并降低I/O延迟。 历史CXL技术主要由英特尔开发。CXL联盟于2019年3月由创始成员阿里巴巴集团、思科系统、戴尔EMC、Meta、谷歌、惠普企业(HPE)、华为、英特尔公司和微软组成,并于2019年9月正式成立。[7] 2021年11月,Gen-Z联盟将其技术标准及资产转移至CXL联盟,便于开发唯一的行业标准。[8] 2022年8月,OpenCAPI技术标准及资产也被并入CXL,进一步扩大支持CXL技术的公司和产品。[9][10] 协议截止2024年,CXL标准目前支持以下三种协议。[11][12]
设备类型CXL目前支持三种设备类型:[12]
应用CXL早期主要用于数据中心和高性能计算等场景。随着人工智能领域模型开发对内存的需求不断提升,CXL使GPU和FPGA等加速器与CPU更高效的协作,进而提高人工智能模型训练和推理的速度。[13] 参考文献
|
Index:
pl ar de en es fr it arz nl ja pt ceb sv uk vi war zh ru af ast az bg zh-min-nan bn be ca cs cy da et el eo eu fa gl ko hi hr id he ka la lv lt hu mk ms min no nn ce uz kk ro simple sk sl sr sh fi ta tt th tg azb tr ur zh-yue hy my ace als am an hyw ban bjn map-bms ba be-tarask bcl bpy bar bs br cv nv eml hif fo fy ga gd gu hak ha hsb io ig ilo ia ie os is jv kn ht ku ckb ky mrj lb lij li lmo mai mg ml zh-classical mr xmf mzn cdo mn nap new ne frr oc mhr or as pa pnb ps pms nds crh qu sa sah sco sq scn si sd szl su sw tl shn te bug vec vo wa wuu yi yo diq bat-smg zu lad kbd ang smn ab roa-rup frp arc gn av ay bh bi bo bxr cbk-zam co za dag ary se pdc dv dsb myv ext fur gv gag inh ki glk gan guw xal haw rw kbp pam csb kw km kv koi kg gom ks gcr lo lbe ltg lez nia ln jbo lg mt mi tw mwl mdf mnw nqo fj nah na nds-nl nrm nov om pi pag pap pfl pcd krc kaa ksh rm rue sm sat sc trv stq nso sn cu so srn kab roa-tara tet tpi to chr tum tk tyv udm ug vep fiu-vro vls wo xh zea ty ak bm ch ny ee ff got iu ik kl mad cr pih ami pwn pnt dz rmy rn sg st tn ss ti din chy ts kcg ve
Portal di Ensiklopedia Dunia